MUX1: (Befehlswort: 21:15), (Befehlswort, 20:16), (Schreiberegister, Registersatz)
MUX2: (Lesedaten-2, Registersatz), Vorzeichenerweiterungseinheit, ALU
MUX3: Addierer1, Addierer2, (PC (t), Befehlszähler)
MUX4: ALU, Datenspeicher, Registersatz
MUX4: Eingang: ALU, (Lesedaten, Datenspeicher), Ausgang: (Schreibedaten, Registersatz)
MUX3: Eingang: Addierer1, Addierer2, Ausgang: (PC (t), Befehlszähler)
MUX2: (Registersatz, Lesedaten-2), Vorzeichenerweiterungsheit, ALU
MUX1: (Befehlswort, 20:16), (Befehlswort, 15:11), (Schreiberegister, Registersatz)
MUX4: ALU, Datenspeicher, Registersatz
MUX3: Addierer1, Addierer2, Befehlszähler
MUX2: Registersatz, Vorzeichenerweiterungseinheit, ALU
MUX1: Befehlswort, Befehlswort, Registersatz
Speicherorganisation
Harward-Architektur
CPU <-> Datenspeicher
Addressbus
Datenbus
CPU <-> Programmspeicher
Addressbus
Datenbus
CPU <-> Gemeinsam
Steuerbus
Neumann
CPU <-> Programm und Datenspeicher
Addressbus
Datenbus
Steuerbus
Harvard: Programm und Datenspeicher getrennt
Von-Neumann: Gemeinsam
Speicherhierarchie
Register
Level-1-Cache
Level-2-Cache
Hauptspeicher
Festplattenspeicher
Optische Speichermedien
SRAM
DRAM
Virtuelle Speicherverwaltung
Cache
Vollassoziativer Cache
Direkt Abgebildeter Cache
n Wege Satzassoziativer Cache
MOS-FET
Metal Oxid Semiconductor Field Effect Transistor
Source
Drain
Gate
Bulk
Bulk mit Source Kurz geschlossen
U_B: Betriebsspannung
GND: 0V
G_GS: Die Spannung zwischen Gate und Source
U_th: Schwellenspannung
U_DS: Spannung zwischen Drain und Source
1.) Selbstsperrend
2.) Selbstleitung
1.) n-Kanal
2.) p-Kanal
+++++ Das war bisher auswendig +++ jetzt immer wieder hinschreiben
Virtuelle Speicherverwaltung
Paging
Segmentierung
Virtuelle Speicherverwaltung
Segmentierung
Seitenwechselverfahren
Virtuelle Speicherverwaltung Segmentierung Seitenwechselverfahren
Virutelle Speicherverwaltung Segmentierung Seitenwechselverfahren
Virtuelle Sepicherverwaltung Segmentierung Seitenwechselverfahren
Virtuelle Speicherverwaltung Segmenentierung Seitenwechselvefahren
Hauptspeicher, Cache Speicher
Hauptspeicher, Cache Speicher
Hauptspeicher, Cache Speicher
Hauptspeicher, Cache Speicher
Organisation, Organisation, Organisation
Hautpseicher, Cache Speicher, Organisation
Hauptspeicher, Cache Spciher, Orgnaisation
Hauptspeicher, Cache Speicher organisation
Hauptspeicher
Technologische Grundlagen
SRAM
DRAM
Flash Speicher
Hautpsepicher
Technologische Grundlagen
SRAM
DRAM
Flash Speicher
Hauptspeicher
Technologische Grundlagen
SRAM
DRAM
Flash Speicher
Hauptspeicher
Technolgoische Grundlagen
SRAM
DRAM
Flash Speicher
Virutelle Speicherverwaltung Segmentierung Seintenwechselverfahren
Hauptspeihcer, Cachespeicher, Organisation
Hauptspeicher: Technolgosich Grundlagen, SRAM, DRAM, Flash Speicher
Verdrängungsstrategein, schreibzugriffe
Verdrängungsstrategien Schreibzugriffe
Verdrängungsstrategien Schreibzugriffe
Verdrängungsstrategien Schreibzugriffe
Verdrängungsstrategien Schreibezugriffe
Cache Kohärenz, Cache Konsistenz
Cache Kohärenz, Cache Konsitenz
Cahce Kohärenz, Cache Konsistenz
Cache Virutell Hauptspeicher ein und Ausgabekomponetnem
Cahc Virutell Hauptspeicher ien und Ausgabekomponenten
Cache Virutell Hauptspeicher Ein und Ausgabekomponejnten
Cache Virutell Hauptspeicher Ein und Ausgabekomponentne
Personal Coputer eingebgeette Ssystem, Server