mov lea xchg add addc sub sbb mul div neg inc dec and or xor not lods, lodsb, lodsw, lodsd stos, stosb, stosw, stosd movs, movsb, movsw, movsd rep jmp jXX cmp call ret loop int iret je jne jg jng jge jnge jl jnl jle jnle ja jna jae jnae jb jnb jbe jnbe jz jnz jc jnc in out push pop Sockel 423 Sockel 478 Sockel 775 1156 1155 1151 1150 1200 Westmare (Clarkdale) Sandy Bridge Ivy Bridge Haswell-DT Kaby Lake-S Comet Lake-S Skylake-S Coffee Lake-S Intel-Core-i3-530 Intel-Core-i3-540 Intel-Core-i3-550 Intel-Core-i3-560 Intel-Core-i3-2100 Intel-Core-i3-3200 Intel-Core-i3-4100 Intel-Core-i3-4300 Intel-Core-i3-6000 Intel-Core-i3-6100 Intel-Core-i3-6300 Intel-Core-i3-7100 Intel-Core-i3-7300 Intel-Core-i3-8100 Intel-Core-i3-8300 Intel-Core-i3-9100 Intel-Core-i3-9300 Intel-Core-i3-10100 Intel-Core-i3-10300 DDR-200 PC-1600 DDR-266 PC-2100 DDR-333 PC-2700 DDR-400 PC-3200 DDR2-... PC2-... DDR3-... PC3-... DDR4-... PC4-... DDR5-... PC5-... 8020 8021 8022 8035 8039 8040 8048 8049 8050 8031 8032 8051 8052 add addc anl orl xrl da swap clr cpl rr rrc rl rlc mov ld lds ldd st sts std lmp in out push pop IRQ = Interrupt-Request = Interrupt-Anforderung = Unterbrechungsanforderung ISR = Interrupt-Service-Routine = Interrupt-Handler = Prozedur zu Unterbrechungsbehandlung = Interruptbehandlungsprogramm Interrupt ist hängend ^ pending-Bit INTA - Interrupt Acknolowdge INT - Interruptleitung PIC 8259 A (Programmable Interrupt Controller 8259A) 8 Eingänge: IR0 bis IR7 Ausgänge INTA von CPU und Controller verbunden INT mit INTR der CPU verbunden D0 bis D7 mit den acht niederwertigsten Leiterbahnen des Datenbusses verbunden VCC, GND D7..D0 INT INTA IR7..IR0 A1, A0 CAS 0, CAS 1, CAS 2 ... 8255 8237