Minterme, Maxterme: Lernen, Seite 29 Blockschaltbild für Schaltnetz, lernen Seite 15 Karnaugh-Veitch-Diagramm, Seite 27 Gray-Code, Seite 36 Addresskodierer, Seite 45 ROM, Seite 67 Laufzeiteffekte in Schaltnetzen, Seite 71 Seite 105, Mikroprogrammsteuerwerk Abb lernen Seite 117, RTL-Notation Seite 135, Abb: Mikroprogrammsteuerwerk, Mealy Seite 144, Blockschaltbild des Computers Seite 145, Leitbild, Abb. Ab, Seite 145 Seite 163, Interrupts Control Memory Address Register (CMAR), Seite 172, 173, Abb. CS II: 1. Befehl holen 2. Befehl dekodieren 3. Operanden der ALU bereitstellen 4. Operation in der ALU ausführen 5. Resultat in Architekturregister zurückschreiben IF-Phase (Instruction Fetch) ID-Phase (Instruction Decode) EX-Phase (Execute/Address Calculation) MEM-Phase (Memory Access) WB-Phase (Write Back) Register: Zwischen IF und ID IR, PC+4 Zwischen ID und EX Ai1, Ai2, Rt, Im, PC+4 Zwischen EX und MEM Ao, Sv, Rt, Jta Zwischen MEM und WB Ar, LV, Rt