/media/sda-magnetic/david/Dokumente-15/fernuni-hagen/cs-i-ii/old-cs-2-01/informatik2/lex-yacc-bash-etc/all200038.txt


mov
lea
xchg
add
adc
sub
sbb
mul
div
neg
inc
dec
and
or
xor
not
lods, lodsb, lodsw, lodsd
stos, stosb, stosw, stosd
movs, movsb, movsw, movsd
jmp
call
ret
cmp
int
intr
je
jne
jg
jng
jge
jnge
jl
jnl
jle
jnle
ja
jna
jae
jnae
jb
jnb
jbe
jnbe
jc
jnc
jz
jnz
loop
in
out
push
pop

Sockel 423
Sockel 478
Sockel 775

1156
1155
1151
1150
1200

Westmere (Clarkdale)
Sandy Bridge
Ivy Bridge
Haswell-DT
Skylake-S
Kaby Lake-S
Coffee Lake-S
Comet Lake-S

Intel-Core-i3-530
Intel-Core-i3-540
Intel-Core-i3-550
Intel-Core-i3-560
Intel-Core-i3-21xx
Intel-Core-i3-32xx
Intel-Core-i3-41xx
Intel-Core-i3-43xx
Intel-Core-i3-60xx
Intel-Core-i3-61xx
Intel-Core-i3-63xx
Intel-Core-i3-71xx
Intel-Core-i3-73xx
Intel-Core-i3-81xx
Intel-Core-i3-83xx
Intel-Core-i3-91xx
Intel-Core-i3-93xx
Intel-Core-i3-101xx
Intel-Core-i3-103xx

DDR-200     PC-1600
DDR-266     PC-2100
DDR-333     PC-2700
DDR-400     PC-3200
DDR2-...    PC2-...
DDR3-...    PC3-...
DDR4-...    PC4-...
DDR5-...    PC5-...

8020
8021
8022
8035
8039
8040
8048
8049
8050
8648
8748

8031
8032
8051
8052
8751

add
addc
anl
orl
xrl
da
swap
clr
cpl
inc
dec
rr
rrc
rl
rlc

mov
lds
ld
ldd
sts
st
std
in
out
push
pop
lmp

add
adc
adiw
inc 

sub
sbc
sbiw
dec

IQR = Interrupt-Request = Interrupt-Anforderung = Unterbrechungs-Anforderung
ISR = Interrupt-Service-Routine = Interrupt-Handler = Interrupt-Routine = Interrupt-Behaldungs-Programm = Prozedur zur Unterprechungsbehandlung 

Interrupt-Vektor
Interrupt-Vektor-Tabelle

Interrupt ist hängend: Pending-Bit
Interrupt-Leitung: INT 
Quittungssignal: INTA

Programmable Interrupt-Controller 8259A (PIC 8259A)

Eingänge: 8 Eingänge, IR0 .. IR7
Ausgänge: INT angeschlossen an INTR der CPU
INTA von CPU und Controller verbunden 
D0 .. D7 mit den 8 niederwertigsten Leiterbahnen des Datenbusses verbunden 


IR7..IR0
-INTA
INT 
D0..D7
CAS 0, CAS 1, CAS 2 
A0
-WR
-RD
-CS
-EN/-IP
VCC, GRD

8255: Programmierbarer Zeitgeberbaustein Programmable Intervall Timer (PIT)

D0..D7
A0, A1
-WR
-RD
-CS
CLK2, OUT2, GATE2
CLK1, OUT1, GATE1
CLK0, OUT0, GATE0 

8089: I/O-Prozessor - für DMA verwendet 

8237
...

DMA-Controller 
Programmierbarer paralleler Ein- und Ausgabebaustein 

PIO - Programmed IO/Programmierte IO/Prozessor gesteuerte IP
- Port Mapped IO: In, Out, INTEL
- Memory Mapped IO

E/A-Bereich, IO-Bereich 
E/A-Ports 

DMA: Direct Memory Access
Single Word DMA
Multi Word DMA
Ultra DMA