Schaltnetze
Schaltwerke
Komplexe Schaltwerke
Aufbau und Funktionsweise eines computers
Schaltnetze
Boolesche Algebra
Definition der Booleschen Algebra
Schaltalgebra ein Modell der Booleschen Algebra
Schaltalgebra
Definition
Darstellung
Minimierung
Analyse von Schaltnetzen
Synthese von Schaltnetzen
Kodierer
Schaltnetzentwurf für die 8421-BCD-zu Siebensegment Umsetzung
Schaltnetzentwurf für den Addresskodierer
Addierglieder
Halbaddierer
Volladdierer
Paralleladdierer
Komperatoren
Multiplexer
ALU
Zahlendarstellung und Zweierkomplement
Addierer/Subtrahierer
Schaltnetze mit Programmierbaren Logik Bausteinen
ROM: Fest Verdrahtete UND Programmierbare ODER
PROM: Fest Verdrahtete UND Programmierbare ODER
EPROM: Fest Verdrahtete UND Programmierbare ODER
EEPROM: Fest Verdrahtete UND Programmierbare ODER
PLA: Programmierbare UND Matrix gefolgt von Programmierbarer ODER Matrix
PAL: ODER struktur fest Verdrahtet
Schaltwerke
Modelle für Schaltwerke
Implementierung von Schaltwerken
Synthese von Schaltwerken
Analyse von Schaltwerken
Komplexes Schaltwerk und Mikroprozessor
Speicherglieder
Transformation Mealy und Moore
Mikroprogrammierte Steuerwerke
Komplexe Schaltwerke
Entwurf von Schaltwerken
Aufbau komplexer Schaltwerke
RTL-Notation
ASM-Diagramme
Zustandsboxen
Entscheidungsboxen
bedingte Ausgangsboxen
ASM-Blöcke
Konstruktionsregeln für Operationswerke
Aufbau des Steuerwerks
Beispiel 1en Zähler
Lösung mit komplexen Mealy Schaltwerk
Lösung mit komplexen Moore Schaltwerk
Konstruktionsregeln für das Steuerwerk
Mealy Steuerwerk mit Hot One Kodierung
Mealy Steuerwerk als konventionelles schaltwerk
Moore Steuerwerk als Konventionelles Schaltwerk
Moore Steuerwerk mit Hot One Kodierung
Mikroprogrammierte Steuwerwerke
Aufbau und Funktionsweies eines computers
Erweiterung komplexer Schaltwerke
Komponenten eines computers
Rechenwerk
Leitwerk
Speicher
Ein und Ausgaben
Interne und Externe Busse
Prozessorregister
Anwendung des Stapelzeigers
Unterprogramme
Unterbrechungen / Interrupts
Rechenwerk
Daten und Addressregister
Datenpfade
Schiebemultiplexer
Arithmetische Operationen
Logische Operationen
Statusflags
Steuwerwerk
Mikroprogrammierung
Mikrobefehlsformat
Schaltnetze: Elektronische Schaltungen, die Spannungen als logische Variablen 0 und 1 interpretieren
Schaltnetz: DIN 44300/93
Schaltfunktion, Vektorfunktion
Schaltalgebra, Boolesche Algebra
Eingangsvariablen, Ausgangsvariablen
Eingangsvariablen, x0, x1, ..., xn
Eingangsvektor, Ausgangsvektor
Schreibweise in Komponentendarstellung
f:{0,1}^n -> {0,1}^m
Eingangsvektor
Schaltnetz
Ausgangsvektor
Schaltalgebra: Ein Modell der Booleschen Algebra
schaltalgebra: Boolesche Algebra über der Menge B={0,1}
Boolesche Algebra: Algebraische Struktur
Gesetze
wedge, vee
Gesetze
Kommutativ
Assoziativ
Distributiv
Absorbtion
Dualitätsprinzip
De Morgansche Regeln
Neutrale Elemente
Inverse Elemente
Schaltalgebra
1.) Verknüpfunge wedge, vee
2.) Menge B={0,1}
3.) Es gelten die Gesetze der Booleschen Algebra
Verknüpfungen
Konjunktion: AND
Disjunktion: OR
NAND
NOR
Inhibition
Transfer
Antivalenz
Äquivalenz
Implikation
Eins
Null
Schaltnetz: DIN 44300/93
Schaltfunktion: DIN 44300/87
Kodierer: DIN 44300/118
Dekodierer: DIN 44300/121
Kodierer: Zuordnung des Zeichen eines Zeichenvorrats zu derjenigen eines anderen Zeichenvorrats
Dekodierer: Kodierer mit mehreren Ein und Ausgängen, bei denen für jede Kombination von Eingangssignalen immer nur je ein Ausgang ein Signal abgibt
Volladdierer
S = A XOR B XOR C
U = (A AND B) OR (A OR B) AND C
Grundverknüpfung: DIN 40700
Multiplexer: 4 Mal 2 zu 1 Multiplexer: 4x2:1
Komperatoren, Rechenelemente: DIN 40700
PLHS 18P8