/media/sda-magnetic/david/Dok-15-2023-11-27/informatik/ASM-DIAGRAM-GENERATOR-2024-01-28/auswendig20240125c.txt


Schaltnetz
Schaltwerk
Komplexes Schaltwerk
Aufbau und Funktionsweise eines Computers

Schaltnetz
    Boolesche Algebra
        Definition der Booleschen Algebra
        Schaltalgebra ein Modell der Booleschen Algebra
    Schaltalgebra
        Definition
        Darstellung
        Minimierung
    Analyse von Schaltnetzen
    Synthese von Schaltnetzen
    Kodierglieder
        Schalnetzentwurf für die 8421-BCD-Sieben Segmnent Umsetzung
        Schaltnetzentwurf für den Addresskodierer
    Addierglieder
        Halbaddierer
        Volladdierer
        Parallleladdierer
    Komperatoren
    Multiplexer
    ALU
        Zahlendarstellung und Zweierkomplement
        Addierer/Subtrahierer
    Schaltnetze mit Programmierbaren Logikbausteinen
        ROM: Festverdrahtete UND Programmierbare ODE
        PROM: Festverdrahtete UND Programmierbare ODE
        EPROM: Festverdrahtete UND Programmierbare ODE
        PAL: ODER Struktur fest verdrahtet
        PAL: Programmierbare UND Matrix Gefolgt von Programmierbarer ODER Matrix
Schaltwerk
    Modelle für Schaltwerke
    Implementierung von Schaltwerken
    Synthese von Schaltwerken
    Analyse von Schaltwerken
    Komplexes Schaltglied und Mikroprozessor/Aufbau und Funktionsweise des Operationswerks
    Speicherglieder
    Transformation Mealy und Moore
    Schaltwerke mit Binärcodierten Zustand
Komplexes Schaltwerk
    Aufbau Komplexer Schaltwerke
    Entwurf Komplexer Schaltwerke
    RTL-Notation
    ASM-Diagramme
        Zustandsboxen
        Entscheidungsboxen
        Bedingte Ausgangsboxen
    Konstruktionsregeln für Operationswerke
    Aufbau des Steuerwerks
    Beispiel 1en Zähler
        Lösung mit Komplexen Moore Schaltwerk
        Lösung mit Komplexen Mealy Schaltwerk
        Aufbau des Operationswerks
        Moore Steuerwerk als Konventionelles Schaltwerk
        Moore Steuerwerk mit HotOne Kodierung
        Mealy Steuerwerk als Konventionelles Schaltwerk
        Mealy Steuerwerk mit HotOne Kodierung
        Mikroprogrammierte Steuerwerke
Aufbau und Funkionsweise des Computers
    Erweiterung komplexer Schaltwerke
    Komponenten eines Computers
        Rechenwerk
        Leitwerk
        Speicher
        Ein und Ausgaben
    Interne und Externe Busse
    Prozessorregister
    Anwendung des Stapelzeigers
        Unterprogramme
        Unterbrechungen (Interrupts)
    Rechenwerk
        Daten und Addressregister
        Datenpfade
        Schiebemultiplexer
        Arithmetische Operationen
        Logische Operationen
        Statusflags
    Steuerwerk
        Mikropgrammierte Steuerwerke

Schaltnetze: Elektronische Schaltungen, die Spannungen als logische Variablen 0 und 1 interpretieren

Schaltnetze: DIN 44300/93

Schaltfunktion: DIN 44300/87

Boolesche Algebra/Schaltalgebra

Schaltfunktion, Vektorfunktion
Eingabevariablen x0, x1, x2, ...
Eingabevektor
Schaltnetz
Ausgabevektor

Eingabevektor, Ausgabevektor
schreibweise in Komponentendarstellung

Schaltfunktion: f:{0,1}^n -> {0,1}^m

Schaltalgebra ein Modell der Booleschen Algebra
Schaltalgebra ist Boolesche Algebra über der Menge B={0,1}
Boolesche Algebra ist eine Algebraische Struktur

Verknüpfungen
    wedge vee
    Gesetze
        Kommutativ
        Assoziativ
        Distributiv
        Absorbition
        Dualitätsprinzi
        De Morgansche Regeln
        neutrale Elemente
        inverse Elemente

Schaltalgebra
    Verknüpfungen: wedge, vee
    Menge B={0,1}
    Es gelten die Gesetze der Booleschen Algebra

Verknüpfungen
    AND Konjunktion
    OR Disjunktion
    NAND
    NOR
    Äquivalenz
    Antivalenz
    Transfer
    Inhibition
    Implikation
    Null
    Eins

Primimplikanten
Kernimplikanten

Schaltfunktion, Definition, Darstellung, Minimierung

Schaltplan, Schaltzeichen
Schaltfunktion
Funktionsgleichung
KV-Diagramm
Wahrheitstabelle/Wahrheitstafel
Binäres Entscheidungsdiagramm

Kodierer: Zuordnung des Zeichens eines Zeichenvorrats zur derjenigen eines anderen Zeichenvorrats
Dekodierer: Kodierer mit mehreren Ein und Ausgängen, bei denen für jede Kombination von Eingangssignalen immer nur je Ausgang ein Signal annimmt

Kodierer: DIN44300/118
Dekodierer: DIN44300/121

Volladdierer
S = A XOR B XOR C
U = (A AND B) OR ((A OR B ) AND C)

Komperatoren, Rechenelemente, grundverknüpfungen: DIN40700

PLHS18P8